| Field | Offset | Width | STM32F0x0 | STM32F0x1 | STM32F0x2 | STM32F0x8 |
|---|---|---|---|---|---|---|
| DBG_TIM2_STOP | 0 | 1 | ✘ | ✔ | ✔ | ✔ |
| DBG_TIM3_STOP | 1 | 1 | ✔ | ✔ | ✔ | ✔ |
| DBG_TIM6_STOP | 4 | 1 | ✔ | ✘ | ✔ | ✔ |
| TIM3_counter_stopped_when_core_is_halted | 4 | 1 | ✘ | ✔ | ✘ | ✘ |
| DBG_TIM7_STOP | 5 | 1 | ✔ | ✔ | ✔ | ✔ |
| DBG_TIM14_STOP | 8 | 1 | ✔ | ✔ | ✔ | ✔ |
| DBG_RTC_STOP | 10 | 1 | ✘ | ✔ | ✔ | ✔ |
| DBG_WWDG_STOP | 11 | 1 | ✔ | ✔ | ✔ | ✔ |
| DBG_IWDG_STOP | 12 | 1 | ✔ | ✔ | ✔ | ✔ |
| DBG_I2C1_SMBUS_TIMEOUT | 21 | 1 | ✔ | ✔ | ✔ | ✔ |
| DBG_CAN_STOP | 25 | 1 | ✘ | ✔ | ✔ | ✔ |